Witam!
Na zdjeciu przedstawiony jest schemat działania przetwornika AC TLC549.
Czy mógłby ktos wytłumaczyc jaka jest rola elementow na tym schemacie:
1) Sample and Hold
2) Internal System Clock
3) Control Logic and Output Counter
4) Output Data Regiser
5) 8-to-1 Data Selector and Driver
Z gory dzieki za pomoc
Aktyw Forum
Zarejestruj się na forum.ep.com.pl i zgłoś swój akces do Aktywu Forum. Jeśli jesteś już zarejestrowany wystarczy, że się zalogujesz.
Sprawdź punkty Zarejestruj sięPomocy z schematem
Moderatorzy:Jacek Bogusz, Moderatorzy
Ostatnio zmieniony 27 sie 2012, o 09:57 przez kedar50, łącznie zmieniany 1 raz.
1. S/H - próbkuj/pamiętaj - to układ, który zapamiętuje wartość mierzonego sygnału (napięcia)
na czas przetwarzania. To na okazję, gdyby podczas przetwarzania wartość ta
uległa nagłej zmianie i wynik mógłby być zafałszowany
Więcej tu: http://en.wikipedia.org/wiki/Sample_and_hold
2. to wewnętrzny generator sygnału zegarowego do synchronizacji pracy
poszczególnych bloków funkcjonalnych przetwornika
3. jak nazwa wskazuje - logika sterująca pracą przetwornika, ten "output counter"
zlicza impulsy zewnętrznego sygnału zegarowego (IO clock) - to na okazję
szeregowego wyprowadzania danych wyjściem "data out"
4. rejestr danych wyjściowych - jak widać ze schematu blokowego jest to
rejestr równoległy (z bloku A/C) leci do niego 8 sygnałów (bitów). Ten rejestr
zapamiętuje wynik konwersji A/C, widać że jest sterowany z bloczka "control logic"
5. TLC549 ma szeregowe wyjście danych (data out), więc wynik przetwarzania
dostępny wewnątrz układu w formie równoległej ( pkt. 4) należy przetworzyć
na postać szeregową - czyli wysłać do data out bit po bicie w takt impulsów zegarowych
io clock. I do tego właśnie służy ten bloczek...
na czas przetwarzania. To na okazję, gdyby podczas przetwarzania wartość ta
uległa nagłej zmianie i wynik mógłby być zafałszowany
Więcej tu: http://en.wikipedia.org/wiki/Sample_and_hold
2. to wewnętrzny generator sygnału zegarowego do synchronizacji pracy
poszczególnych bloków funkcjonalnych przetwornika
3. jak nazwa wskazuje - logika sterująca pracą przetwornika, ten "output counter"
zlicza impulsy zewnętrznego sygnału zegarowego (IO clock) - to na okazję
szeregowego wyprowadzania danych wyjściem "data out"
4. rejestr danych wyjściowych - jak widać ze schematu blokowego jest to
rejestr równoległy (z bloku A/C) leci do niego 8 sygnałów (bitów). Ten rejestr
zapamiętuje wynik konwersji A/C, widać że jest sterowany z bloczka "control logic"
5. TLC549 ma szeregowe wyjście danych (data out), więc wynik przetwarzania
dostępny wewnątrz układu w formie równoległej ( pkt. 4) należy przetworzyć
na postać szeregową - czyli wysłać do data out bit po bicie w takt impulsów zegarowych
io clock. I do tego właśnie służy ten bloczek...
Kto jest online
Użytkownicy przeglądający to forum: Obecnie na forum nie ma żadnego zarejestrowanego użytkownika i 68 gości